Use este identificador para citar ou linkar para este item:
https://repositorio.unifei.edu.br/jspui/handle/123456789/1356
Registro completo de metadados
Campo DC | Valor | Idioma |
---|---|---|
dc.creator | FERREIRA, Thullyo Dennier Castro Reis | - |
dc.date.issued | 2011-07-08 | - |
dc.identifier.citation | FERREIRA, Thullyo Dennier Castro Reis. Uma Arquitetura Reed-Solomon baseado em FPGA/Soft-core. 2011. 61 f. Dissertação (Mestrado em Engenharia Elétrica) – Universidade Federal de Itajubá, Itajubá, 2011. | pt_BR |
dc.identifier.uri | https://repositorio.unifei.edu.br/jspui/handle/123456789/1356 | - |
dc.description.abstract | O objetivo deste trabalho é avaliar e projetar uma arquitetura Reed-Solomon (codificador e decodificador), uma das mais utilizadas em sistemas digitais. Esta arquitetura será implementada utilizando processador soft-core e desenvolvida em Field Programmable Gate Array – FPGA. Esta arquitetura visa à economia da potência consumida pelo transmissor e à confiabilidade oferecida pelo uso de códigos corretores de erro tornando a comunicação mais robusta em ambientes ruidosos. Neste trabalho, os códigos apresentados proporcionam uma melhoria no desempenho do Bit Error Rate – BER, podendo citar como aplicações o uso de redes de sensores sem fio (monitoramento remoto) e aplicações médicas. Portanto, serão apresentados resultados que mostram o ganho de desempenho do BER obtidos nas implementações em software aumentando o alcance da comunicação ou reduzindo o número de nós sensores para cobrir uma área específica. Este trabalho propõe, ainda, a implementação utilizando soft-core PicoBlaze para redução da quantidade de componentes lógicos necessários, que reduz o uso da área do dispositivo lógico programável, FPGA. | pt_BR |
dc.title | Uma Arquitetura Reed-Solomon baseado em FPGA/Soft-core. | pt_BR |
dc.type | Dissertação | pt_BR |
dc.place | Itajubá | pt_BR |
dc.pages | 61 p. | pt_BR |
dc.keywords.portuguese | Codificação Reed-Solomon de canal | pt_BR |
dc.keywords.portuguese | FPGA | pt_BR |
dc.keywords.portuguese | Soft-core | pt_BR |
dc.keywords.portuguese | Aplicações médicas | pt_BR |
dc.keywords.portuguese | Bit error rate | pt_BR |
dc.keywords.portuguese | Redução de potência | pt_BR |
dc.keywords.portuguese | PicoBlaze | pt_BR |
dc.keywords.portuguese | Rede de sensores sem fio | pt_BR |
dc.keywords.english | Reed-Solomon channel coding | pt_BR |
dc.keywords.english | FPGA | pt_BR |
dc.keywords.english | Soft-core | pt_BR |
dc.keywords.english | Wireless sensor network | pt_BR |
dc.keywords.english | Medical application | pt_BR |
dc.keywords.english | Bit error rate | pt_BR |
dc.keywords.english | Power reduction | pt_BR |
dc.keywords.english | PicoBlaze | pt_BR |
dc.orientador.principal | MORENO, Robson Luiz | - |
dc.orientador.coorientador | FERREIRA, Luis Henrique de Carvalho | - |
dc.place.presentation | UNIFEI - Universidade Federal de Itajubá | pt_BR |
dc.pg.programa | Engenharia Elétrica | pt_BR |
dc.pg.area | Microeletrônica | pt_BR |
dc.date.available | 2018-06-13T19:13:32Z | - |
dc.date.accessioned | 2018-06-13T19:13:32Z | - |
dc.publisher.department | IESTI - Instituto de Engenharia de Sistemas e Tecnologia da Informação | - |
dc.publisher.program | Programa de Pós-Graduação: Mestrado - Engenharia Elétrica | - |
Aparece nas coleções: | Dissertações |
Arquivos associados a este item:
Arquivo | Descrição | Tamanho | Formato | |
---|---|---|---|---|
dissertacao_0038296.pdf | 10,18 MB | Adobe PDF | Visualizar/Abrir |
Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.