Use este identificador para citar ou linkar para este item:
https://repositorio.unifei.edu.br/jspui/handle/123456789/1409
Registro completo de metadados
Campo DC | Valor | Idioma |
---|---|---|
dc.creator | GOMES, Otávio de Souza Martins | - |
dc.date.issued | 2011-01-14 | - |
dc.identifier.citation | GOMES, Otávio de Souza Martins. Desenvolvimento de hardware configurável de criptografia simétrica utilizando FPGA e linguagem VHDL. 2011. 69 f. Dissertação (Mestrado em Engenharia Elétrica) – Universidade Federal de Itajubá, Itajubá, 2011. | pt_BR |
dc.identifier.uri | https://repositorio.unifei.edu.br/jspui/handle/123456789/1409 | - |
dc.description.abstract | O objetivo deste trabalho é disponibilizar um hardware de criptografia AES rápido e modular, pois com algumas alterações ele pode ser configurado em 128, 192 ou 256 bits de chave e ser aplicado em dispositivos de smart metering, criptografia USB, entre outros. A comparação com outros trabalhos foi feita utilizando a arquitetura de 128 bits. Este trabalho apresenta um núcleo do Advanced Encryption Standard (AES) desenvolvido em FPGA (Field Programmable Gate Array). Para o desenvolvimento foram utilizadas uma placa Spartan-3 FPGA e uma Virtex 5 FPGA. Foi desenvolvido um hardware eficiente (comparado a alguns trabalhos que serão descritos), com arquitetura de chave e palavra, ambos, de 128 bits. A freqüência obtida na Spartan-3 foi de 318 MHz (pelo menos 50% mais rápida que outros hardwares, conforme será mostrado neste trabalho) e obteve-se uma freqüência de 800 MHz na placa Virtex-5. Uma arquitetura de pipelines foi desenvolvida para testar o desempenho dos módulos. | pt_BR |
dc.language.iso | pt_BR | pt_BR |
dc.title | Desenvolvimento de hardware configurável de criptografia simétrica utilizando FPGA e linguagem VHDL. | pt_BR |
dc.type | Dissertação | pt_BR |
dc.place | Itajubá | pt_BR |
dc.pages | 69 p. | pt_BR |
dc.keywords.portuguese | Criptografia | pt_BR |
dc.keywords.portuguese | AES | pt_BR |
dc.keywords.portuguese | FPGA | pt_BR |
dc.keywords.portuguese | Hardware | pt_BR |
dc.keywords.portuguese | Segurança | pt_BR |
dc.keywords.portuguese | VHDL | pt_BR |
dc.keywords.portuguese | Microeletrônica | pt_BR |
dc.orientador.principal | PIMENTA, Tales Cleber | - |
dc.orientador.coorientador | MORENO, Robson Luiz | - |
dc.place.presentation | UNIFEI - Universidade Federal de Itajubá | pt_BR |
dc.pg.programa | Engenharia Elétrica | pt_BR |
dc.pg.area | Microeletrônica | pt_BR |
dc.date.available | 2018-06-25T19:38:43Z | - |
dc.date.accessioned | 2018-06-25T19:38:43Z | - |
dc.publisher.department | IESTI - Instituto de Engenharia de Sistemas e Tecnologia da Informação | - |
dc.publisher.program | Programa de Pós-Graduação: Mestrado - Engenharia Elétrica | - |
Aparece nas coleções: | Dissertações |
Arquivos associados a este item:
Arquivo | Descrição | Tamanho | Formato | |
---|---|---|---|---|
dissertacao_0037513.pdf | 1,83 MB | Adobe PDF | Visualizar/Abrir |
Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.