Repositório UNIFEI UNIFEI - Campus 1: Itajubá PPG - Programas de Pós Graduação Dissertações
Use este identificador para citar ou linkar para este item: https://repositorio.unifei.edu.br/jspui/handle/123456789/319
Registro completo de metadados
Campo DCValorIdioma
dc.creatorCOSTA, Caio Alonso da-
dc.date.issued2014-07-07-
dc.identifier.citationCOSTA, Caio Alonso da. Desenvolvimento de Hardware de Criptografia RSA em Linguagem Verilog. 2014. 123 f. Dissertação (Mestrado em Engenharia Elétrica), Universidade Federal de Itajubá, Itajubá, 2014.pt_BR
dc.identifier.urihttps://repositorio.unifei.edu.br/jspui/handle/123456789/319-
dc.description.abstractEste trabalho apresenta um modelo e arquitetura de um hardware desenvolvido em linguagem Verilog para exponenciação modular do algoritmo de criptografia assimétrica RSA. Uma breve discussão sobre os tipos de criptografia e a linguagem Verilog é apresentada no início da dissertação. A criptografia RSA e os algoritmos utilizados são apresentados através de pseudocódigos ao longo deste trabalho e implementações em linguagem C e Java são apresentadas nos anexos. A arquitetura desenvolvida foi baseada nos algoritmos apresentados e arquiteturas difundidas nas literaturas com modificações para melhorar o desempenho. Uma arquitetura de 4 bits é apresentada com todos os blocos e interligações comentadas. Um exemplo de cifragem para esta arquitetura com a discussão do caminho dos dados na arquitetura é realizada. Em seguida uma arquitetura para 1024 bits é proposta e exemplificada através de um processo de cifragem e decifragem. O coprocessador RSA foi implementado com um conjunto de células básicas da tecnologia de 0,18𝜇m CMOS IBM7SF. Esta implementação realiza um processo de cifragem ou decifragem de 1024 bits em 8,44 ms e o throughput medido na sua máxima frequência de operação é de 121,269 Kbps.pt_BR
dc.language.isopt_BRpt_BR
dc.titleDesenvolvimento de Hardware de Criptografia RSA em Linguagem Verilog.pt_BR
dc.typeDissertaçãopt_BR
dc.placeItajubápt_BR
dc.pages123 p.pt_BR
dc.keywords.portugueseCriptografiapt_BR
dc.keywords.portugueseRSApt_BR
dc.keywords.portugueseMultiplicação Modular de Montgomerypt_BR
dc.keywords.portugueseExponenciação Modularpt_BR
dc.keywords.portugueseCMOSpt_BR
dc.keywords.portugueseASICpt_BR
dc.keywords.portugueseVLSIpt_BR
dc.keywords.englishCryptographypt_BR
dc.keywords.englishMontgomery Modular Multiplicationpt_BR
dc.keywords.englishModular Exponentiationpt_BR
dc.orientador.principalPIMENTA, Tales Cleber-
dc.orientador.coorientadorCARPINTEIRO, Otávio Augusto Salgado-
dc.place.presentationUniversidade Federal de Itajubápt_BR
dc.pg.programaEngenharia Elétricapt_BR
dc.pg.areaMicroeletrônicapt_BR
dc.date.available2016-01-28T17:03:32Z-
dc.date.accessioned2016-01-28T17:03:32Z-
dc.publisher.departmentIESTI - Instituto de Engenharia de Sistemas e Tecnologia da Informação-
dc.publisher.programPrograma de Pós-Graduação: Mestrado - Engenharia Elétrica-
Aparece nas coleções:Dissertações

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
dissertacao_costa1_2014.pdf16,62 MBAdobe PDFVisualizar/Abrir


Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.