Repositório UNIFEI UNIFEI - Campus 1: Itajubá PPG - Programas de Pós Graduação Teses
Use este identificador para citar ou linkar para este item: https://repositorio.unifei.edu.br/jspui/handle/123456789/123
Registro completo de metadados
Campo DCValorIdioma
dc.creatorDUTRA, Odilon de Oliveira-
dc.date.issued2015-06-05-
dc.identifier.citationDUTRA, Odilon de Oliveira. Implementação de Neurônio Artificial em Tecnologia CMOS IBM 130 nm utilizando o Modelo de Izhikevich em Topologia Translinear Dinâmica com Transistores Halo-Implantados. 2015. 101 f. Tese (Doutorado em Engenharia Elétrica) – Universidade Federal de Itajubá, Itajubá, 2015.pt_BR
dc.identifier.urihttps://repositorio.unifei.edu.br/jspui/handle/123456789/123-
dc.description.abstractEste trabalho descreve a implementação do modelo neural de Izhikevich em circuitos dinâmicos translineares - DTL - através da utilização de dispositivos halo-implantados em tecnologia 130 nm. Um desenho em forma matricial de ordem 𝑚 x 𝑛 é capaz de, não apenas, substancialmente aumentar a impedância de saída de tais transistores haloimplantados devido à diminuição do efeito LDIBL, mas também melhorar o descasamento e a degradação da transcondutância, tornando-os elementos translineares aplicáveis a circuitos de ultra-baixa-tensão e ultra-baixa-potência. O neurônio proposto foi simulado com sucesso em IBM CMOS 130 nm. O mesmo é capaz de gerar os 20 padrões previstos pelo modelo para neurônios tálamo-corticais como outros trabalhos com implementações diferentes, mas melhorando diversos aspectos como a utilização de baixíssima tensão de alimentação de 250 mV. Mesmo não tendo sido possível a medição dos diversos padrões, a medição de diversos espelhos de corrente implementados no chip para auxílio da polarização do circuito, bem como a caracterização das matrizes, medição do comportamento estático de um filtro passa-baixas DTL que implementa a acomodação do neurônio e também a comparação de um padrão neural fictício com sua simulação demonstraram funcionamentos muito similares aos obtidos nas simulações, indicando que a topologia adotada é uma boa opção para a implementação de circuitos DTL em ultra-baixa-tensão e ultra-baixa-potência.pt_BR
dc.language.isopt_BRpt_BR
dc.titleImplementação de Neurônio Artificial em Tecnologia CMOS IBM 130 nm utilizando o Modelo de Izhikevich em Topologia Translinear Dinâmica com Transistores Halo-Implantados.pt_BR
dc.typeTesept_BR
dc.placeItajubápt_BR
dc.pages101 p.pt_BR
dc.keywords.portugueseNeurôniopt_BR
dc.keywords.portugueseIzhikevichpt_BR
dc.keywords.portugueseTransistores Halo-Implantadospt_BR
dc.keywords.portugueseCircuitos DTLpt_BR
dc.keywords.portugueseImplante Halopt_BR
dc.keywords.portugueseUltra-Baixa-Tensãopt_BR
dc.keywords.portugueseUltra-Baixa-Potênciapt_BR
dc.keywords.englishNeuronpt_BR
dc.keywords.englishIzhikevich Implementationpt_BR
dc.keywords.englishHalo-Implanted Devicespt_BR
dc.keywords.englishDTLpt_BR
dc.keywords.englishHalo Implantpt_BR
dc.keywords.englishUltra-Low-Voltagept_BR
dc.keywords.englishUltra-Low-Powerpt_BR
dc.orientador.principalFERREIRA, Luís Henrique de Carvalho-
dc.orientador.coorientadorPIMENTA, Tales Cleber-
dc.place.presentationUniversidade Federal de Itajubápt_BR
dc.pg.programaEngenharia Elétricapt_BR
dc.pg.areaMicroeletrônicapt_BR
dc.date.available2015-10-13T14:33:21Z-
dc.date.accessioned2015-10-13T14:33:21Z-
dc.publisher.departmentIESTI - Instituto de Engenharia de Sistemas e Tecnologia da Informação-
dc.publisher.programPrograma de Pós-Graduação: Doutorado - Engenharia Elétrica-
Aparece nas coleções:Teses

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
tese_dutra_2015.pdf8,64 MBAdobe PDFVisualizar/Abrir


Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.