Use este identificador para citar ou linkar para este item:
https://repositorio.unifei.edu.br/jspui/handle/123456789/123
Registro completo de metadados
Campo DC | Valor | Idioma |
---|---|---|
dc.creator | DUTRA, Odilon de Oliveira | - |
dc.date.issued | 2015-06-05 | - |
dc.identifier.citation | DUTRA, Odilon de Oliveira. Implementação de Neurônio Artificial em Tecnologia CMOS IBM 130 nm utilizando o Modelo de Izhikevich em Topologia Translinear Dinâmica com Transistores Halo-Implantados. 2015. 101 f. Tese (Doutorado em Engenharia Elétrica) – Universidade Federal de Itajubá, Itajubá, 2015. | pt_BR |
dc.identifier.uri | https://repositorio.unifei.edu.br/jspui/handle/123456789/123 | - |
dc.description.abstract | Este trabalho descreve a implementação do modelo neural de Izhikevich em circuitos dinâmicos translineares - DTL - através da utilização de dispositivos halo-implantados em tecnologia 130 nm. Um desenho em forma matricial de ordem 𝑚 x 𝑛 é capaz de, não apenas, substancialmente aumentar a impedância de saída de tais transistores haloimplantados devido à diminuição do efeito LDIBL, mas também melhorar o descasamento e a degradação da transcondutância, tornando-os elementos translineares aplicáveis a circuitos de ultra-baixa-tensão e ultra-baixa-potência. O neurônio proposto foi simulado com sucesso em IBM CMOS 130 nm. O mesmo é capaz de gerar os 20 padrões previstos pelo modelo para neurônios tálamo-corticais como outros trabalhos com implementações diferentes, mas melhorando diversos aspectos como a utilização de baixíssima tensão de alimentação de 250 mV. Mesmo não tendo sido possível a medição dos diversos padrões, a medição de diversos espelhos de corrente implementados no chip para auxílio da polarização do circuito, bem como a caracterização das matrizes, medição do comportamento estático de um filtro passa-baixas DTL que implementa a acomodação do neurônio e também a comparação de um padrão neural fictício com sua simulação demonstraram funcionamentos muito similares aos obtidos nas simulações, indicando que a topologia adotada é uma boa opção para a implementação de circuitos DTL em ultra-baixa-tensão e ultra-baixa-potência. | pt_BR |
dc.language.iso | pt_BR | pt_BR |
dc.title | Implementação de Neurônio Artificial em Tecnologia CMOS IBM 130 nm utilizando o Modelo de Izhikevich em Topologia Translinear Dinâmica com Transistores Halo-Implantados. | pt_BR |
dc.type | Tese | pt_BR |
dc.place | Itajubá | pt_BR |
dc.pages | 101 p. | pt_BR |
dc.keywords.portuguese | Neurônio | pt_BR |
dc.keywords.portuguese | Izhikevich | pt_BR |
dc.keywords.portuguese | Transistores Halo-Implantados | pt_BR |
dc.keywords.portuguese | Circuitos DTL | pt_BR |
dc.keywords.portuguese | Implante Halo | pt_BR |
dc.keywords.portuguese | Ultra-Baixa-Tensão | pt_BR |
dc.keywords.portuguese | Ultra-Baixa-Potência | pt_BR |
dc.keywords.english | Neuron | pt_BR |
dc.keywords.english | Izhikevich Implementation | pt_BR |
dc.keywords.english | Halo-Implanted Devices | pt_BR |
dc.keywords.english | DTL | pt_BR |
dc.keywords.english | Halo Implant | pt_BR |
dc.keywords.english | Ultra-Low-Voltage | pt_BR |
dc.keywords.english | Ultra-Low-Power | pt_BR |
dc.orientador.principal | FERREIRA, Luís Henrique de Carvalho | - |
dc.orientador.coorientador | PIMENTA, Tales Cleber | - |
dc.place.presentation | Universidade Federal de Itajubá | pt_BR |
dc.pg.programa | Engenharia Elétrica | pt_BR |
dc.pg.area | Microeletrônica | pt_BR |
dc.date.available | 2015-10-13T14:33:21Z | - |
dc.date.accessioned | 2015-10-13T14:33:21Z | - |
dc.publisher.department | IESTI - Instituto de Engenharia de Sistemas e Tecnologia da Informação | - |
dc.publisher.program | Programa de Pós-Graduação: Doutorado - Engenharia Elétrica | - |
Aparece nas coleções: | Teses |
Arquivos associados a este item:
Arquivo | Descrição | Tamanho | Formato | |
---|---|---|---|---|
tese_dutra_2015.pdf | 8,64 MB | Adobe PDF | Visualizar/Abrir |
Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.