Repositório UNIFEI UNIFEI - Campus 1: Itajubá PPG - Programas de Pós Graduação Dissertações
Use este identificador para citar ou linkar para este item: https://repositorio.unifei.edu.br/jspui/handle/123456789/3245
Tipo: Dissertação
Título: Projeto de um misturador em tecnologia CMOS de 0,25 μm
Autor(es): FERREIRA, Fabrício Jorge Antunes
Primeiro Orientador: PIMENTA, Tales Cleber
metadata.dc.contributor.advisor-co1: MORENO, Robson Luiz
Resumo: As pesquisas na área de comunicações wireless experimentaram um notável crescimento na última década. Nos últimos anos, o comércio de telefonia móvel teve um crescimento significativo. Enquanto a indústria transitava da geração 2G para a geração 3G, um grande número de aplicações e funcionalidades foram introduzidas. O tamanho dos celulares foi reduzido ao mesmo tempo em que a taxa de transmissão de dados aumentou, possibilitando aplicações de multimídia que incluem fotos e vídeos, com uma maior duração das baterias. Todas essas vantagens, além da flexibilidade da ausência de conexões físicas tornaram a comunicação sem fio o objeto de desejo dos consumidores. Para suportar esse rápido crescimento na demanda de produtos na área de comunicação pessoal, precisou-se desenvolver transceptores de baixo custo/dimensão e baixo consumo para aplicações sem fio. Como uma alternativa para sistemas de baixo custo, a tecnologia CMOS tem se firmado cada vez mais como um padrão a ser seguido para desenvolvimento de sistemas transceptores de RF (RF Front-End) integrados, aliando a sua alta integrabilidade e baixo consumo, com velocidades de operação cada vez maiores. Em transceptores de RF, o circuito misturador ocupa um papel de destaque, sendo encontrado tanto na etapa transmissora quanto na etapa receptora. O projeto de tais circuitos envolve um compromisso entre diversas figuras de mérito, como por exemplo, ganho de conversão, linearidade, figura de ruído, faixa dinâmica de operação e consumo. No caso específico de um circuito misturador, as três primeiras são de fundamental importância na avaliação do desempenho do circuito. Projetar um circuito misturador requer um compromisso entre as figuras de mérito citadas anteriormente. Isso tem se apresentado como um grande desafio para os projetistas, pois a existência de especificações de projeto conflitantes como ganho de conversão e linearidade, por exemplo, geralmente requer um compromisso durante a etapa de projeto. Nesse contexto, estipulou-se como objetivo principal desse trabalho o projeto de um circuito misturador na freqüência de 1,8 GHz (em virtude de um posterior projeto de um transceptor de RF completo, operando em 1,8 GHz) que apresentasse bons valores de ganho de conversão de potência e linearidade, com uma figura de ruído e consumo relativamente baixos. Durante a realização desse trabalho, esse objetivo mostrou-se bastante desafiador, exigindo certos artifícios para sua conclusão como a escolha da estrutura em Célula de Gilbert com balanceamento duplo, v uma rede de degeneração indutiva nos transistores do estágio de transcondutância e cargas ativas PMOS. Precisou-se utilizar uma rede de realimentação modo-comum devido à natureza completamente diferencial do circuito misturador utilizado. Projetou-se também um conversor de sinal diferencial para terminação simples integrado (balun) visando-se a ligação do misturador a um filtro em terminação simples. No projeto dos indutores integrados usados no esquema de degeneração utilizou-se o freeware ASITIC. Baseado em trabalhos similares encontrados durante a pesquisa bibliográfica, os quais foram discutidos durante a dissertação, pode-se concluir que, com um ganho de conversão de potência de +12,1 dB, uma linearidade (representada aqui pelo ponto IIP3) de +3,1 dBm, uma figura de ruído de +10,9 dB e um consumo de 8,25 mW, conseguiu-se atingir o objetivo principal desse trabalho. O layout do circuito misturador também é apresentado juntamente com várias medidas utilizadas visando-se melhorar o desempenho do circuito, tais como casamento de transistores e isolamento de ruído.
Abstract: Researches in the wireless communication experienced an impressive growth in the last decade. The market demand for smaller and more functional devices opens new researches in the area of radio frequency – EF electronics. The CMOS technology is a promising alternative for the development of RF transceivers, since it merges large circuit density and low consumption into ever increasing transistor speeds obtained from smaller technologies. In radio frequency transceivers, the mixer occupies an important position, since it is found in receivers and transmitters. Based on that, this work focused on the development of a mixer that optimizes two conflicting features, the gain and linearity. The gain is +12.1 dB and the linearity, given by the IIP3, of +3.1 dBm. The noise figure is approximately +10.9 dB and the power consumption is approximately 8.25 mW.
Palavras-chave: Tecnologia CMOS
Arquiteturas de receptores
Circuito misturador
CNPq: CNPQ::ENGENHARIAS::ENGENHARIA ELÉTRICA
Idioma: por
País: Brasil
Editor: Universidade Federal de Itajubá
Sigla da Instituição: UNIFEI
metadata.dc.publisher.department: IESTI - Instituto de Engenharia de Sistemas e Tecnologia da Informação
metadata.dc.publisher.program: Programa de Pós-Graduação: Mestrado - Engenharia Elétrica
Tipo de Acesso: Acesso Aberto
URI: https://repositorio.unifei.edu.br/jspui/handle/123456789/3245
Data do documento: 2-Out-2006
Aparece nas coleções:Dissertações

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
Dissertação_200630269.pdf3,37 MBAdobe PDFVisualizar/Abrir


Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.