Repositório UNIFEI UNIFEI - Campus 1: Itajubá PPG - Programas de Pós Graduação Dissertações
Use este identificador para citar ou linkar para este item: https://repositorio.unifei.edu.br/jspui/handle/123456789/3818
Registro completo de metadados
Campo DCValorIdioma
dc.creatorRAMOS, Filipe Guimarães Russo-
dc.date.issued2007-02-12-
dc.identifier.urihttps://repositorio.unifei.edu.br/jspui/handle/123456789/3818-
dc.description.abstractModern Application Specific Integrated Circuits - ASICs are systems frequently composed by mixed-signal blocks, consisting of analog and digital circuitry. The analog blocks, in particular, need to be biased by voltage and current references, whose accuracy certainly determine the maximum performance of the remaining blocks. One typical block found in commercial ASICs is the Power Manangement, which can include DC/DC converters (linear or switched) that provide regulated voltages for the remaining blocks. Yet, there are ASIC blocks whose work at different voltages, so it is necessary a reference capable to bias multiple voltages to Power Manangement block. This work describes the design of 3 bits programmable, low drift, high PSRR and high precision voltage reference, providing voltages from 0 to 2.1V, to be implemented in a dedicated integrated circuit, which must present low sensibility to temperature and supply variations. All design considerations, such as equations and modeling of error sources (process variations of integrated transistors, resistors and capacitors) are made based on TSMC CMOS 0.35µm technology. Also, it is presented the detailed design of each cell of the reference, followed by their electrical simulations and layout of entire chip. Finally, in order to validate the proposed reference, electrical simulations of a buck converter powering up a DDR memory bank are conducted, from a 0.9V to 1.8V range.pt_BR
dc.languageporpt_BR
dc.publisherUniversidade Federal de Itajubápt_BR
dc.rightsAcesso Abertopt_BR
dc.subjectVariações de processo de transistorespt_BR
dc.subjectResistorespt_BR
dc.subjectCapacitores integradospt_BR
dc.titleUma referência de tensão programável para aplicações em gerenciamento de potênciapt_BR
dc.typeDissertaçãopt_BR
dc.date.available2023-06-29-
dc.date.available2023-06-29T18:30:24Z-
dc.date.accessioned2023-06-29T18:30:24Z-
dc.creator.Latteshttp://lattes.cnpq.br/2070762094846584pt_BR
dc.contributor.advisor1CALDEIRA, Laércio-
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/3137166078502632pt_BR
dc.contributor.advisor2PIMENTA, Tales Cleber-
dc.contributor.advisor2Latteshttp://lattes.cnpq.br/3321577431881283pt_BR
dc.description.resumoOs modernos circuitos integrados de aplicação específica (Application Specific Integrated Circuits – ASICs) são sistemas geralmente compostos por blocos de sinais mistos. Os blocos de sinais analógicos, em particular, necessitam ser polarizados com referências de tensão e corrente, nas quais a precisão certamente determina o máximo desempenho de todos os blocos. Um bloco típico de um ASIC comercial é o de Gerenciamento de Potência, que inclui conversores DC/DC (lineares ou chaveados) que fornecem tensões reguladas para os demais blocos do circuito integrado. Visto que existem blocos de um ASIC que operam em diferentes tensões de alimentação, cria-se a necessidade da existência de uma referência que forneça múltiplas tensões para o bloco de Gererenciamento de Potência. Este trabalho descreve o projeto de uma referência de tensão de saída que opera na faixa de 0 a 2,1V, programável por 3 bits, implementada em circuito integrado dedicado, e apresenta baixa sensibilidade às variações de temperatura de operação e alimentação. Para esse desenvolvimento, são discutidas e abordadas as considerações de projeto da referência, como o equacionamento e a modelagem de suas fontes de erro (variações de processo de transistores, resistores e capacitores integrados). Em seguida, é exposto o projeto detalhado de cada célula que a compõe, baseado na tecnologia TSMC CMOS 0,35µm, acompanhado pelas simulações elétricas e layout do chip completo. Para validação completa dos resultados, serão exibidas simulações elétricas de um conversor DC/DC abaixador (conversor buck) aplicado na alimentação de um banco de memórias dinâmicas DDR, para tensões de alimentação na faixa de 0,9V a 1,8V.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentIESTI - Instituto de Engenharia de Sistemas e Tecnologia da Informaçãopt_BR
dc.publisher.programPrograma de Pós-Graduação: Mestrado - Engenharia Elétricapt_BR
dc.publisher.initialsUNIFEIpt_BR
dc.subject.cnpqCNPQ::ENGENHARIAS::ENGENHARIA ELÉTRICApt_BR
dc.relation.referencesRAMOS, Filipe Guimarães Russo. Uma referência de tensão programável para aplicações em gerenciamento de potência. 2007. 96 f. Dissertação (Mestrado em Engenharia Elétrica) – Universidade Federal de Itajubá, Itajubá, 2007.pt_BR
Aparece nas coleções:Dissertações

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
Dissertação_200731984.pdf1,78 MBAdobe PDFVisualizar/Abrir


Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.