DSpace/Manakin Repository

Algoritmo de criptografia AES em hardware, utilizando Dispositivos de Lógica Programável (FPGA) e Linguagem de Descrição de Hardware (VHDL).

Mostrar registro simples

dc.creator CAMPOS, Alessandro Augusto Nunes
dc.date.issued 2008-06-29
dc.identifier.citation CAMPOS, Alessandro Augusto Nunes. Algoritmo de criptografia AES em hardware, utilizando Dispositivos de Lógica Programável (FPGA) e Linguagem de Descrição de Hardware (VHDL). 2008. 94 f. Dissertação (Mestrado em Engenharia Elétrica) – Universidade Federal de Itajubá, Itajubá, 2008. pt_BR
dc.identifier.uri https://repositorio.unifei.edu.br/jspui/handle/123456789/1693
dc.description.abstract A comunicação, das mais variadas formas e meios, sempre foi uma constante na existência humana, sendo considerada, por muitos especialistas, como uma necessidade básica do homem para a sua sobrevivência e existência. Com a evolução da comunicação, da forma falada para a escrita e atualmente para os sistemas de telecomunicação e informática, o homem sentiu a necessidade e a importância do sigilo para a realização de determinadas operações de envio e recebimento de informação. Sendo assim, o processo de se comunicar ou enviar informações consideradas sigilosas, passou a ter especial atenção por parte da humanidade. Visto que existem relatos de cifragem de informação escrita desde a época dos faraós e dos imperadores romanos, nos dias de hoje, com o advento das novas tecnologias, a criptografia se tornou ferramenta básica para transferência mais segura de informação eletrônica. Este trabalho apresenta o algoritmo de criptografia AES (Advanced Encryption Standard), denominado algoritmo de criptografia simétrica, que foi homologado e certificado pelo NIST (National Institute of Standards and Technology) órgão governamental dos Estados Unidos da América, como novo padrão de cifragem de informação, utilizado em operações de comércio, tecnologia da informação e segurança para dados eletrônicos. Este trabalho foi desenvolvido utilizando linguagem de descrição de hardware (VHDL) e aplicado em dispositivo de lógica programável (FPGA) com o intuito de se obter um sistema de grande velocidade e capacidade de processamento de dados. Será apresentado o seu funcionamento, além de implementações de alguns blocos funcionais do algoritmo, com os resultados obtidos em um dispositivo do fabricante ALTERA®. pt_BR
dc.language.iso pt_BR pt_BR
dc.title Algoritmo de criptografia AES em hardware, utilizando Dispositivos de Lógica Programável (FPGA) e Linguagem de Descrição de Hardware (VHDL). pt_BR
dc.type Dissertação pt_BR
dc.place Itajubá pt_BR
dc.pages 94 p. pt_BR
dc.keywords.portuguese Criptografia pt_BR
dc.keywords.portuguese FPGA pt_BR
dc.keywords.portuguese VHDL pt_BR
dc.keywords.portuguese Microeletrônica pt_BR
dc.orientador.principal MORENO, Robson Luiz
dc.place.presentation Universidade Federal de Itajubá pt_BR
dc.pg.programa Engenharia Elétrica pt_BR
dc.pg.area Engenharia Elétrica pt_BR
dc.date.available 2018-09-21T18:20:46Z
dc.date.accessioned 2018-09-21T18:20:46Z
dc.publisher.department IESTI - Instituto de Engenharia de Sistemas e Tecnologia da Informação
dc.publisher.program Programa de Pós-Graduação: Mestrado - Engenharia Elétrica


Arquivos deste item

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro simples