dc.creator |
FERREIRA, Luis Henrique de Carvalho |
|
dc.date.issued |
2004-12-06 |
|
dc.identifier.uri |
https://repositorio.unifei.edu.br/jspui/handle/123456789/3403 |
|
dc.description.abstract |
The term low voltage was initially used for digital and analog CMOS circuits
working under 3V, on processes that used to work on a 5V power supply. When considering
the market trend towards low-voltage and low-power, the frequency response, the power
supply voltage and consumption are the main specifications of the analog circuit design.
Unfortunately, the main limitation on low-voltage circuits is the threshold voltage. Since the
threshold voltage does not reduce satisfactorily, there is a need of new architectures that
minimize its effect.
This work describes a new and simple rail-to-rail Miller OTA architecture for
ultra low-voltage and ultra low-power. The topology uses bulk-driven differential pair and DC
voltage shifters. It is presented a methodology for the extraction of DC parameters from
BSIM3v3 model that was used in the development of this new amplifier topology. It is also
presented a methodology for the design of the circuit that optimizes the output signal transient
behavior, according to the small signal AC model. Since all transistors work on weak
inversion, the presented topology is capable of running on a 600mV power supply voltage and
a power consumption of just 550nW, for a standard 0.35 m CMOS TSMC process. |
pt_BR |
dc.language |
por |
pt_BR |
dc.publisher |
Universidade Federal de Itajubá |
pt_BR |
dc.rights |
Acesso Aberto |
pt_BR |
dc.subject |
Transistor MOS |
pt_BR |
dc.subject |
Círculo Miller OTA |
pt_BR |
dc.subject |
Sistema LTI |
pt_BR |
dc.title |
Uma topologia CMOS MILLER OTA modificada com a excursão de sinal de pólo-a-pólo da fonte de alimentação em ultra-baixa tensão e ultra-baixa potência |
pt_BR |
dc.type |
Dissertação |
pt_BR |
dc.date.available |
2022-10-24 |
|
dc.date.available |
2022-10-24T19:47:13Z |
|
dc.date.accessioned |
2022-10-24T19:47:13Z |
|
dc.creator.Lattes |
http://lattes.cnpq.br/3369026753730781 |
pt_BR |
dc.contributor.advisor1 |
PIMENTA, Tales Cleber |
|
dc.contributor.advisor1Lattes |
http://lattes.cnpq.br/3321577431881283 |
pt_BR |
dc.description.resumo |
O termo baixa tensão começou a ser empregado na literatura CMOS para os
circuitos analógicos e digitais que trabalhavam com tensões de alimentação abaixo de 3V, em
processos cuja alimentação nominal era, no mínimo, de 5V. Com a tendência de operação em
baixa tensão e baixa potência, a resposta em freqüência, a tensão de alimentação e o consumo
são as especificações principais no projeto dos circuitos, em especial, os analógicos. Porém, a
maior limitação para a implementação de circuitos em baixa tensão é a tensão threshold. Uma
vez que a tensão threshold não regride de forma satisfatória, criou-se a necessidade de buscar
novas arquiteturas que minimizem os seus efeitos.
Esse trabalho apresenta uma nova e simples topologia para o Miller OTA com
excursão de sinal de pólo-a-pólo da fonte de alimentação em ultra-baixa tensão e ultra-baixa
potência, com o par diferencial na configuração acionado pelo substrato e deslocadores DC de
tensão. Para esse desenvolvimento é apresentada uma metodologia para a determinação dos
parâmetros DC do modelo BSIM3v3. Também é apresentada uma metodologia para o projeto
do circuito, onde há uma maior otimização da especificação no comportamento do transitório
do sinal na saída, segundo o modelo AC em pequenos sinais. Com os transistores operando
em inversão fraca, essa topologia é capaz de operar numa tensão de alimentação de apenas
600mV com um consumo de 550nW para um processo de CMOS TSMC 0,35μm padrão. |
pt_BR |
dc.publisher.country |
Brasil |
pt_BR |
dc.publisher.department |
IESTI - Instituto de Engenharia de Sistemas e Tecnologia da Informação |
pt_BR |
dc.publisher.program |
Programa de Pós-Graduação: Mestrado - Engenharia Elétrica |
pt_BR |
dc.publisher.initials |
UNIFEI |
pt_BR |
dc.subject.cnpq |
CNPQ::ENGENHARIAS::ENGENHARIA ELÉTRICA |
pt_BR |
dc.relation.references |
FERREIRA, Luis Henrique de Carvalho. Uma topologia CMOS MILLER OTA modificada com a excursão de sinal de pólo-a-pólo da fonte de alimentação em ultra-baixa tensão e ultra-baixa potência. 2004. 78 f. Dissertação (Mestrado em Engenharia Elétrica) – Universidade Federal de Itajubá, Itajubá, 2004. |
pt_BR |